您好,歡迎來到易龍商務(wù)網(wǎng)!
發(fā)布時(shí)間:2021-07-23 07:46  
【廣告】





150度高采集率AD轉(zhuǎn)換器
北京啟爾特科技新到一批150度、175度、210度高溫AD轉(zhuǎn)換器,種類繁多,各種型號溫度檔都有,歡迎廣大石油測井單位用戶來電咨詢,提供具體參數(shù)要求,我司有專門的工程師提供選項(xiàng)參考。
間接法不將電壓直接轉(zhuǎn)換成數(shù)字,而是首先轉(zhuǎn)換成某一中間量,再由中間量轉(zhuǎn)換成數(shù)字。常用的有電壓-時(shí)間間隔(V/T)型和電壓-頻率(V/F)型兩種,其中電壓-時(shí)間間隔型中的雙斜率法(又稱雙積分法)用得較為普遍。
模數(shù)轉(zhuǎn)換器的選用具體取決于輸入電平、輸出形式、控制性質(zhì)以及需要的速度、分辨率和精度。
用半導(dǎo)體分立元件制成的模數(shù)轉(zhuǎn)換器常常采用單元結(jié)構(gòu),隨著大規(guī)模集成電路技術(shù)的發(fā)展,模數(shù)轉(zhuǎn)換器體積逐漸縮小為一塊模板、一塊集成電路。
高溫175度AD轉(zhuǎn)換器
不同類型的轉(zhuǎn)換器轉(zhuǎn)換速度相差甚遠(yuǎn)。這樣,一秒鐘內(nèi)采樣的數(shù)據(jù)量為50m個(gè),由于dsp系統(tǒng)無法及時(shí)處理這些數(shù)據(jù),在數(shù)據(jù)處理之前,必須將這些數(shù)據(jù)保存起來,使用Πfo保存1m個(gè)數(shù)據(jù),也就是20ms內(nèi)的采樣數(shù)據(jù),1m個(gè)數(shù)據(jù)采集結(jié)束開始信號處理。其中并行比較A/D轉(zhuǎn)換器的轉(zhuǎn)換速度很高,8位二進(jìn)制輸出的單片集成A/D轉(zhuǎn)換器轉(zhuǎn)換時(shí)間可達(dá)到50ns以內(nèi),逐次比較型A/D轉(zhuǎn)換器次之,它們多數(shù)轉(zhuǎn)換時(shí)間在10-50μs以內(nèi)。間接A/D轉(zhuǎn)換器的速度很慢,如雙積分A/D轉(zhuǎn)換器的轉(zhuǎn)換時(shí)間大都在幾十毫秒至幾百毫秒之間。在實(shí)際應(yīng)用中,應(yīng)從系統(tǒng)數(shù)據(jù)總的位數(shù)、精度要求、輸入模擬信號的范圍以及輸入信號極性等方面綜合考慮A/D轉(zhuǎn)換器的選用。
150度現(xiàn)貨AD轉(zhuǎn)換器
AD 測試通過其輸入放大器將振蕩器輸出發(fā)送至 AD。對于8位A/D轉(zhuǎn)換器,實(shí)際滿量程電壓變5V,則其量化單位(LSB)為5/255≈0。此項(xiàng)測試測量了由輸入放大器 / AD 組合所產(chǎn)生的失真分量。AD 輸出由計(jì)算機(jī)來檢查,計(jì)算機(jī)將以定量的方式把頻譜誤差分量指示在圖 8 的顯示界面中3。該顯示界面包含了時(shí)域信息 (其示出了集中于轉(zhuǎn)換器工作范圍內(nèi)的偏置正弦波)、一個(gè)富里葉變換 (指示了頻譜誤差分量) 和詳細(xì)的表列讀數(shù)。被測試的 LTC-2379 18 位 AD / LT6350 放大器組合產(chǎn)生了 -111dB (約 2.8ppm) 的二次諧波失真,而較高頻率的諧波則遠(yuǎn)低于該水平。這表明 AD 及其輸入放大器處于正確的運(yùn)作狀態(tài)和規(guī)格范圍之內(nèi)。要想實(shí)現(xiàn)振蕩器與放大器 / AD之間的諧波消除,則必需測試多個(gè)放大器 / AD 樣本以增加測量的置信度。
進(jìn)口150度AD轉(zhuǎn)換器
模數(shù)轉(zhuǎn)換器的種類很多,按工作原理的不同,可分成間接ADC和直接ADC。
間接ADC是先將輸入模擬電壓轉(zhuǎn)換成時(shí)間或頻率,然后再把這些中間量轉(zhuǎn)換成數(shù)字量,常用的有中間量是時(shí)間的雙積分型ADC。SAR使用對分搜索法產(chǎn)生數(shù)字量,以8位數(shù)字量為例,SAR首先產(chǎn)生8位數(shù)字量的一半,即8'b1000000,試探模擬量Vi的大小。并聯(lián)比較型ADC:由于并聯(lián)比較型ADC采用各量級同時(shí)并行比較,各位輸出碼也是同時(shí)并行產(chǎn)生,所以轉(zhuǎn)換速度快是它的突出優(yōu)點(diǎn),同時(shí)轉(zhuǎn)換速度與輸出碼位的多少無關(guān)。
并聯(lián)比較型ADC的缺點(diǎn)是成本高、功耗大。因?yàn)閚位輸出的ADC,需要2n個(gè)電阻,(2n-1)個(gè)比較器和D觸發(fā)器,以及復(fù)雜的編碼網(wǎng)絡(luò),其元件數(shù)量隨位數(shù)的增加,以幾何級數(shù)上升。所以這種ADC適用于要求高速、低分辯率的場合。